실리콘랩스의 4세대 DSPLL 아키텍처에는 아날로그 기술과 디지털 기술의 장점이 결합돼 있다. 이 아키텍처는 위상 잡음이 낮은 아날로그 LC-VCO, 디지털 PLL 아키텍처, 첨단 55nm CMOS 기술을 결합함으로써 기존의 캐시케이드 PLL 디바이스에 비해 집적도를 높이고 폼팩터를 소형화하며, 더 적은 전력을 소모한다. 이에 따라 스몰셀, 피코셀, 마이크로셀, 점대점 무선 장비, 모바일 백홀 장비의 설계를 크게 간소화한다. 모바일 네트워크 사업자들은 유효범위(Coverage)를 확장하고, 용량을 증가시켜 트래픽 양이 많은 혼잡한 대도시 환경에서 밀집된 네트워크를 구축할 수 있는 스몰셀(Small Cell) 기지국으로 눈을 돌리고 있다. 스몰셀은 저전력 무선 액세스 노드로, 사업자들이 IP(Internet Protocol) 네트워크에 대한 모바일 데이터 부담을 덜고 4G/LTE 애플리케이션에서 무선 스펙트럼을 좀 더 효율적으로 활용할 수 있게 한다. 스몰셀은 서비스 사업자들이 폭발적으로 늘어나는 대역폭 요구를 충족할 수 있도록 중요한 역할을 수행하고 있다. 그러나 그 이점을 최대한 실현하기 위해 스몰셀은 크기, 전력, 성능, 비용 측면에서 최적화되어야 한다.
실리콘랩스의 4세대 DSPLL 아키텍처에는 아날로그 기술과 디지털 기술의 장점이 결합돼 있다. 이 아키텍처는 위상 잡음이 낮은 아날로그 LC-VCO, 디지털 PLL 아키텍처, 첨단 55nm CMOS 기술을 결합함으로써 기존의 캐시케이드 PLL 디바이스에 비해 집적도를 높이고 폼팩터를 소형화하며, 더 적은 전력을 소모한다. 이에 따라 스몰셀, 피코셀, 마이크로셀, 점대점 무선 장비, 모바일 백홀 장비의 설계를 크게 간소화한다. 모바일 네트워크 사업자들은 유효범위(Coverage)를 확장하고, 용량을 증가시켜 트래픽 양이 많은 혼잡한 대도시 환경에서 밀집된 네트워크를 구축할 수 있는 스몰셀(Small Cell) 기지국으로 눈을 돌리고 있다. 스몰셀은 저전력 무선 액세스 노드로, 사업자들이 IP(Internet Protocol) 네트워크에 대한 모바일 데이터 부담을 덜고 4G/LTE 애플리케이션에서 무선 스펙트럼을 좀 더 효율적으로 활용할 수 있게 한다. 스몰셀은 서비스 사업자들이 폭발적으로 늘어나는 대역폭 요구를 충족할 수 있도록 중요한 역할을 수행하고 있다. 그러나 그 이점을 최대한 실현하기 위해 스몰셀은 크기, 전력, 성능, 비용 측면에서 최적화되어야 한다.