텔레다인르크로이는 특허 제품인 CrossSync PHY 기술이 PCI Express 6.0 사양을 지원한다고 31일 발표했다. 새로운 PCIe 6.0 CEM 인터포저 PE6117UIA-X는 텔레다인르크로이의 WaveMaster 8000HD 또는 LabMaster 오실로스코프에서 동작하는 CrossSync PHY 소프트웨어와 사용되며 CrossSync PHY는 PCI 6.0물리계층과 프로토콜 계층을 동시에 확인하는 업계 최초로 개발된 크로스 레이어 분석솔루션이다. PCIe 6.0은 처음으로 다중 레벨 신호(PAM4)를 적용한 PCI Express 기술이다. PCIe 6.0은 PCIe 5.0에서 제공하는 데이터 전송 속도보다 두 배 빠른 전송속도를 제공한다. 제1 세대 PCIe 6.0 시스템 및 디바이스를 설계하는 개발자들은 새로 적용된 PAM4 신호 방식과 더 빠른 데이터 전송속도를 다루기 때문에 측정 복잡성과 상호 운용성 문제에서 어려움을 겪는다. 디바이스 및 상호 운용성 문제는 주로 전기적인 특성, 프로토콜 상호 동작 또는 이 두 가지 모두에서 발생한다. CrossSync PHY 기술은 PCIe 인터페이스 테스트에서 엔지니어에게 완전한 인사이트를 제공한다.
새로운 옵션으로 시간 상관 관계 보기 및 분석 가능 텔레다인르크로이는 특허 받은 CrossSync PHY 기술을 USB Type-C 커넥터를 통해 USB4 시그널링으로 확장했다고 25일 밝혔다. CrossSync PHY 기술은 텔레다인르크로이 오실로스코프에서 파형과 프로토콜 분석기 트레이스를 동시에 표시해 전기적 신호와 프로토콜 정보를 표시한 트레이스를 시간적으로 일치해주는 장점이 있다. 텔레다인르크로이는 파형과 프로토콜 사이의 시간 상관관계를 통해 강력한 검증과 문제가 발생한 근본 원인을 쉽게 파악할 수 있다고 설명했다. 한편, USB4는 기존에 발표한 USB 버전보다 속도가 빠르고 많은 전력을 제공한다. USB4 디바이스가 호스트에 연결되면, 호스트와 디바이스 간에 전송할 수 있는 속도 중 가장 빠른 데이터 전송속도로 설정된다. USB Type-C 케이블을 통해 40Gb/s로 통신을 하려면, 호스트와 디바이스 사이에서 수행하는 링크 협상 과정을 순차적으로 성공해야 한다. 필요한 과정을 완료하지 못하면, 링크 협상이 실패하고 전송 가능 최대 속도가 낮아진다. 연결 과정에서 문제가 발생하면 전기적인 신호 품질 문제와 프로토콜 관련 문제 등으로 디버깅하기가 어
헬로티 임근난 기자 | 텔레다인르크로이(지사장 이운재)는 PCI Express 5.0 CEM(Card Electromechanical) 사양을 지원하는 CrossSync PHY 기술의 확장을 발표했다. 이 새로운 CEM 인터포저(PE230UIA-X)는 기존 CrossSync PHY 지원 M.2 폼팩터 인터포저(PCIe 4.0용 PE210UIA 및 PCIe 5.0용 PE222UIA)에 합류했으며 크로스 레이어 프로빙 포트폴리오를 제공하기 위해 더 많은 폼팩터를 개발 중이다. 고속 직렬 통신 기술을 선도하는 엔지니어들은 데이터 저장, 네트워킹 및 기타 애플리케이션에 사용하는 1세대 PCI Express 5.0 장치를 검증, 디버깅 및 배포하고 있다. 장치 및 상호 운용성 문제는 종종 전기 영역, 프로토콜 영역 또는 두 가지 영역에서 동시에 발생한다. CrossSync PHY 기술은 엔지니어에게 PCIe 인터페이스 표준을 테스트할 때 완전한 그림을 제공한다. 오실로스코프와 프로토콜 분석기를 동시에 연결하여 사용함으로써, 단일 시스템 테스트할 때, 오실로스코프의 파형과 프로토콜 분석기 트레이스를 시간을 싱크시켜 동시에 관측하여 이벤트의 검색 및 물리계층과 프로토콜